检查设备状态及连线问题 (检查设备状态寄存器内容在哪一层完成)

检查设备状态及连线问题——深入理解设备状态寄存器 检查设备状态及连线问题

随着科技的快速发展,我们的生活与工作中都离不开各种各样的电子设备。
从电脑、手机到各类服务器和机器设备,要确保这些设备的稳定运行,就需要对其进行定期检查和维护。
本文将详细探讨如何检查设备状态及连线问题,特别是设备状态寄存器内容在哪一层完成,以便为读者提供深入的理解和实际操作指导。

一、设备状态概述

设备状态涉及到设备的硬件和软件运行情况。
硬件状态包括设备各部件的物理状态,如CPU、内存、硬盘等是否正常工作;软件状态则涉及操作系统、应用程序的运行情况以及数据完整性等。
在检查设备状态时,我们需要关注设备的各项性能指标,从而判断设备是否存在问题。

二、检查设备状态的方法

1. 视觉检查:检查设备的外观是否有异常,如损坏、变形、过热等。
2. 听觉检查:通过设备运行时发出的声音来判断是否有异常,如风扇噪音、机械部件异响等。
3. 软件检测:运用专门的软件工具来检测设备的硬件和软件状态,如硬盘健康状况、系统性能等。

三、设备连线问题的检查

设备连线问题主要涉及到设备的网络连接和物理连接。在检查过程中,我们需要关注以下几个方面:

1. 网络连接:检查设备的网络连接是否正常,包括有线和无线连接。
2. IP地址和DNS设置:确认设备的IP地址和DNS设置是否正确。
3. 端口检查:检查设备端口的连通性,确保数据可以正常传输。

四、设备状态寄存器的角色

在检查设备状态时,设备状态寄存器扮演着非常重要的角色。
设备状态寄存器是设备内部的一个特殊区域,用于存储设备的运行状态信息。
这些信息可以帮助我们了解设备的性能状况,及时发现并解决问题。

五、设备状态寄存器内容在哪一层完成

设备状态寄存器的内容主要是在设备硬件层完成的。
当设备运行时,硬件部件会将运行状态信息存储在状态寄存器中。
这些信息包括CPU的使用情况、内存状态、硬盘健康状况等。
操作系统或应用程序可以通过访问这些寄存器来获取设备的运行状态信息。

六、如何访问设备状态寄存器

访问设备状态寄存器通常需要专业的技术和工具。
对于普通用户来说,可以通过操作系统提供的工具或第三方软件来查看设备的状态信息。
对于专业人士,可能需要通过设备的命令行界面或编程接口来访问状态寄存器。

七、实例分析

以常见的个人电脑为例,当我们怀疑电脑性能出现问题时,可以通过以下步骤进行检查:

1. 使用操作系统提供的任务管理器查看CPU和内存的使用情况。
2. 通过硬盘检测软件查看硬盘的健康状况和性能。
3. 检查网络连接的稳定性和速度。
4. 如果问题依然存在,可能需要进一步查看设备的状态寄存器或使用专业工具进行深度检测。

八、总结

检查设备状态和连线问题是一项重要的任务,它关乎设备的稳定性和性能。
设备状态寄存器在这一过程中扮演着关键角色。
通过对设备状态寄存器的深入了解,我们可以更准确地判断设备的运行状态,及时发现并解决问题。
本文希望为读者提供关于设备状态和连线问题的全面指导,帮助读者更好地维护和使用电子设备。


DMA方式DMA的工作过程

在DMA方式的工作过程中,首先进行预处理阶段的设备状态检查。 设备号被送入DMA控制器的设备地址寄存器,并启动设备。 紧接着,主存起始地址会被存入主存地址计数器,而欲交换数据的字数则被送入字计数器。

当外部设备准备好数据传输(输入)或处理完上一轮接收的数据(输出)时,它会向DMA控制器发送DMA请求,请求获取主存总线使用权。此时,DMA控制器的操作如下:

数据传送开始,首先,一个字(假设16位)从外部设备读入DMA数据缓冲寄存器,如果设备是字节模式,需将其合并为一个字。 外部设备通过选通脉冲激活DMA控制器的DMA请求标志。

DMA控制器向CPU发出总线请求信号(HOLD),CPU在完成当前操作后响应,通过发出总线允许信号(HLDA)并允许DMA控制器发出DMA响应,复位DMA请求标记。 这时,DMA控制器开始控制系统总线的操作。

DMA控制器将主存地址寄存器的内容送至地址总线,而缓冲寄存器中的数据则通过数据总线传输。 同时,写命令通过读/写控制信号线发出。 然后,地址寄存器的内容加1,字计数器减1,以准备下一次传输。

在每次循环中,都会检查字计数器的值。 若不为0,表明数据传输未完成,继续执行步骤⑤;当字计数器变为0,意味着数据传输已完毕,此时DMA控制器会向CPU申请中断,以便进一步处理。

扩展资料

DMA方式,Direct Memory Access,也称为成组数据传送方式,有时也称为直接内存操作。

网络管理员面试题目及答案(2)

网络管理员面试题目及答案(二) 39、堆栈操作中都是对栈顶单元进行的,访问堆栈的地址是由SP指定的。 它在操作过程中不需要用户指定。 在下推堆栈中,写入堆栈的单元地址是(B)。 B.(SP)+1 D.指令寄存器 【解析】堆栈是一个专门的存储区,其存取数据的顺序是先进后出,每次操作都是对栈顶单元进行的。 栈顶单元的地址,每次进出栈时都要自动修改。 栈顶单元的地址放在堆栈指针SP中,写入堆栈时,栈顶单元已经存有数据,再写入新数据时,不能写入原来的SP中,必须写到栈顶单元的下一单元中,在堆栈地址是向下生长的下推式堆栈中,写入数据的堆栈单元的堆栈单元地址是(SP)+1。 即进栈操作把(SP)+1再把进栈的数据写入新的栈顶单元(SP)+1的单元中。 出栈时,把栈顶单元内容弹出,然后(SP)–1。 SP的修改是指令自动完成的,不需要用户参与。 40、计算机可以运行各种高级程序设计语言编写的程序,但是运行时必须经过编译程序等先把它们转换成(B),才能在计算机上执行。 A.汇编语言 B.二进制机器语言 C.中间语言 D.操作系统原语 【解析】计算机中各种设备是根据指令码的要求进行操作的。 指令的操作码决定本指令完成什么操作,指令的地址码决定操作数存放的单元地址。 计算的控制器通过操作码译码器来分析指令的具体要求,发出各种控制命令控制各个部件成完指令规定的功能。 计算机只能识别二进制编码的机器指令,其他符号都不认识,使用各种高级语言编写的程序,最终必须通过编译程序等转换成机器能够识别的二进制机器指令才能执行。 41、接口是主机与外设通信的桥梁,接口接收主机送来的(1)(C)控制设备工作,接口反映设备的(2)(C),以便主机随时查询,决定下一步执行什么操作。 (1)A.地址 B.数据 C.控制命令 D.应答信号 (2)A.速度 B.型号 C.工作状态 D.地址编号 【解析】接口是主机与外设通信的桥梁,接口的主要功能是接收主机发来的控制命令来控制外设工作,如启动外设传送数据、停止外设工作等。 接口还要反映外设目前的状态,监视设备的工作情况,以便主机检测设备状态,根据设备不同的工作状态,发出不同的控制命令,决定下一步设备执行什么操作。 当然接口中还包括数据缓冲寄存器和中断逻辑电路等。 42、计算机存储器的最大容量决定于(C)。 A.指令中地址码位数 B.指令字长 C.寻址方式决定的储器有效地址位数 D.存储单元的位数 【解析】关于主存容量问题。 主存的容量大小直接影响用户的应用范围,特别是操作系统、系统软件功能越完善,主机运行时占用的主存的空间越大,因此主存的容量直接影响用户能否使用该计算机。 计算机的主存容量决定于主存的地址位数,但主存的地址位数再多,CPU的访问指令提供的地址位数较少也是没用的,因此主存最大可以使用的容量决定于访存指令访问地址的位数。 在只有直接寻址的指令中,主存容量直接决定于指令中地址码位数。 由于指令字长的限制,指令地址码的位数不可能太多,为了扩充CPU可访问的主存空间,现在都使用变址寻址、基地寻址等,以增加操作数的地址位数。 因此主存储器的最大容量决定于由指令寻址方式形成的操作数有效地址的位数。 43、计算机存储系统中通常采用三级结构,其主要目的是(D)。 A.提高存储器读写速度 B.扩大存储器的容量 C.便于系统升级 D.解决存储器速度、容量、价格的矛盾 【解析】计算机对存储器的要求是速度快、容量大、价格低,这3个要求是互相矛盾的,实现起来非常困难。 一般高速半导体存储器速度快,但容量小、价格贵;磁盘等磁表面存储器容量大、价格低,但速度较慢也不能作为主存使用。 为了得到一个速度快、容量大、价格低的存储器,最好的办法也是最现实的办法是利用现有的存储设备构成一个三级存储系统。 大容量、速度较快、价格不太贵的半导体存储器作为主存体(如常用的DRAM)。 为了提高CPU访问主存取数的速度,在主存与CPU之间增加一级高速缓冲存储器cache,其特点是速度快,但价格贵、容量不大,用户还是可以接受的。 CPU从cache中读出指令和数据比从主存中读取快的多,可有效地提高访存的速度。 因为主存容量不够,在主存外面增加一个辅助存储器,如磁盘、磁带等。 其特点是容量很大、价格很低,但速度很慢,存放CPU暂时不使用的程序和数据,等到CPU要访问这部分内容时,可成批调入主存,CPU从主存中再存取有关指令和数据,速度也不慢。 三级存储结构有效地解决了存储器速度、容量和价格之间的矛盾,成为目前存储系统的主流方案 44、原码定点数乘除法运算中,乘积和商的符号是用(C)决定的。 A. 二数符号位相减 B. 二数符号位相与 C. 二数符号位异或 D. 用户来设定 【解析】原码定点数乘除运算时,因为其数值部分是该数值真值的绝对值,可直接对二数进行乘(除)操作求出积(商)即可。 二数符号相同时,积(商)符号就可确定。 如果二数符号不同时,根据同号二数相乘(除)结果为正,异号二数相乘(除)结果为负的原则,采用二个符号位进行异或运算求得1⊕1=0,0⊕0=1,1⊕0=1,0⊕1=0。 45、精简指令系统计算机RISC中,大量设置通用寄存器,且指令格式仅用R-R型寻址,目的是为了(B)。 A. 简化指令格式 B. 提高指令运算速度 C . 用户使用方便 D. 减少地址计算时间 【解析】大中型计算机的指令系统功能强,速度快,使用方便,但硬件代价太高。 因此,IBM公司首先开展指令系统复杂性的研究工作,得出的结论并不是指令系统设计得很庞大的计算机最好,而是去掉那些复杂而又很少使用的指令,把经常大量使用的指令的处理速度尽可能提高。 显然,R-R寻址指令的速度较快。 因为 这种指令不需要访问存取操作数,操作数在运算器的通用寄存器中存放。 因此一个节拍即可得运算结果,节省大量的访问时间。 为了能在运算器中存放一些操作数据和中间结果,RISC计算机中设置了大量的通用寄存器。 46、文件系统中,文件按名字存取是为了(B)。 A. 方便操作系统对信息的管理 B. 方便用户的使用 C. 确定文件的存取权限 D. 加强对文件内容的保密 【解析】早期计算机系统中没有文件管理机构,用户自行管理辅助存储器上的信息,按照物理地址安排信息,组织数据的输入输出,还要记住信息在存储介质上的分布情况,烦琐复杂、易于出错、可靠性差。 操作系统提供文件系统后,首先方便用户使用,使用者无须记住信息存放在辅助存储器中的物理位置,也无须考虑如何将信息存放在存储介质上,只要知道文件名,给出有关操作要求便可存取信息,实现了“按名存取”。 特别是当文件存放位置发生了改变,甚至更换了文件的存储设备,对文件的使用者也没有丝毫影响。 其次,文件安全可靠,用户通过文件系统才能实现对文件的访问,而文件系统能提供各种安全、保密和保护措施,因此可防止对文件信息有意或无意的破坏或窃用。 此外,在文件使用过程中可能出现硬件故障,这时文件系统可组织重执,对于硬件失效而可能造成的文件信息破坏,可组织转储以提高文件的可靠性。 最后,文件系统还能提供文件的共享功能,如不同的用户可以使用同名或异名的同一文件。 这样,既节省了文件存放空间,又减少了传递文件的交换时间,进一步提高了文件和文件空间的利用率。 47、能使系统中多台计算机相互协作完成一件任务的操作系统是(D)。 A. 批处理操作系统 B. 分时操作系统 C. 网络操作系统 D. 分布式操作系统 【解析】常见的操作系统类型及其作用说明如下。 批处理操作系统:是一种早期的大型机用操作系统,其主要特征是用户脱机使用计算机,成批处理,多道程序运行。 分时系统:分时操作系统是一个联机的(on-line)多用户(multi-user)交互式(interactive)的操作系统,具有交互性、同时性和独立性。 实时系统:其主要特点是提供及时响应和高可靠性。 个人计算机上的操作系统:是联机的交互式的单用户操作系统。 网络操作系统:在原来各自计算机操作系统的基础上按照网络体系结构的各个协议标准开发的网络管理、通信、资源共享、系统安全和多种网络应用服务。 分布式操作系统:通过通信网络将物理上分布的具有自治功能的数据处理系统或计算机系统连接起来,实现信息交换和资源共享,协作完成任务。 48、操作系统中不支持程序浮动的地址变换机制是(C)。 A. 页式地址转换 B. 段式地址转换 C. 静态重定位 D. 动态重定位 【解析】本题考查存储管理的地址变换技术。 实现地址重定位或地址映射的方法有两种:静态地址重定位和动态地址重定位。 静态地址重定位是在虚拟空间程序执行之前由装配程序完成地址映射工作。 优点是不需要硬件支持,缺点是程序一旦装入内存之后就不能再移动,并且必须在程序执行之前将有关部分全部装入,因而无法实现虚拟存储。 动态地址重定位是在程序执行过程中,CPU访问内存之前,将要访问的程序或数据地址转换成内存地址。 动态地址重定位依靠硬件地址变换机构完成,其主要优点有可对内存进行非连续分配,可实现虚拟存储,有利于程序段的共享。 页式和段式存储管理均采用动态地址重定位技术。 49、不属于存储管理功能的是(C)。 A. 主存空间的分配和回收 B. 主存空间的共享和保护 C. 辅存空间的管理 D. 实现地址转换 【解析】存储管理是操作系统的重要组成部分,它负责管理计算机系统的重要资源主存储器。 存储管理的主要功能包括:虚拟存储器、地址变换、内外存数据传输的控制、内存的分配与回收、内存信息的共享与保护。 50、在请求页式存储管理中,当查找的页不在(C)中时会产生缺页中断。 A. 外存 B. 虚存 C. 内存 D. 地址空间 【解析】请求页式管理所采取的页面调入方式是当需要执行某条指令而又发现它不在内存时或当执行某条指令需要访问其他的数据或指令时,这些指令和数据不在内存中,就会发生缺页中断,系统将外存中相应的页面调入内存。 51、现实世界中事物的一般特性在信息世界中称为(C)。 A. 实体 B. 关系 C. 属性 D. 关系键 【解析】概念模型,也称信息模型,它是按照用户观点来对数据和信息建模,是现实世界到机器世界的一个中间层次,是数据库设计人员和用户之间进行交流的语言。 概念模型涉及的基本概念有以下几个。 实体(Entity):客观存在的并可相互区别的事物称为实体。 属性(Attribute):实体所具有的某一特性称为属性。 一个实体可以由若干个属性来描述。 码(Key):唯一标识实体的属性集称为码。 域(Domain):属性的取值范围称为该属性的域。 实体型(Entity Type):用实体名及其属性名集合来抽象和刻画的同类实体,称为实体型。 实体集(Entity Set):同型实体的集合称为实体集。 联系(Relationship):包括实体的各属性之间的联系和不同实体集之间的联系。 52、SQL的Select语句中From Q应理解为(D)。 A. Q中的元组序号 B. 关系Q的元组变量 C. 基本表Q的结构定义 D. Q中的全部元组 【解析】 数据库查询是数据库的核心操作。 SQL语言提供了Select语句进行数据库的查询,该语句具有灵活的使用方式和丰富的功能,其一般格式为: Select [all | distinct]<目标列表达式>[,<目标列表达式>] From <表名或视图名>[,<表名或视图名>] [Where <条件表达式>] [Group By <列名1> [Having <条件表达式>]] [Order By <列名2> [Asc | Desc]] Select语句的含义是:如有Where子句,则根据Where子句的条件表达式,从From子句指定的基本表或视图中找到满足条件的元组,再按Select子句中的目标表达式,选出元组中的属性值形成结果表。 如果有Group子句,则将结果<列名1>的值进行分组,该属性列值相等的元组为一个组。 通常会在每组中作用集函数,如果Group子句带Having短句,则只有满足指定条件的组才能输出。 如果有Order子句,则结果表还要按<列名2>的值升序或降序排序 53、关系代数中的θ连接操作由(B)操作组合而成。 A. 和 B. 和× C. 、和× D. 和× 【解析】本题考查关系运算。 连接也称θ连接,它是从两个关系的笛卡儿积中选取属性间满足一定条件的元组。 而笛卡尔积用符号“×”来表示,选择用符号“”来表示,所以答案为B。 54、元组比较操作(c1, c2), <=(d1, d2),其意义等价于(D)。 A. (c1<=d1) OR (c2<=d2) B. (c1<=d1) OR ((c1=d1) AND (c2<=d2)) C. (c1<=d1) AND (c2<=d2) D. (c1 【解析】两个元组进行比较时,首先比较第一个分量,根据比较结果的不同执行不同的后续操作,说明如下。 不满足给定的条件,则返回“假”,操作结束。 如果不相等且满足给定的条件,返回“真”,操作结束。 如果相等,则继续比较其他的分量。 按照上述规则,(c1, c2)和(d1, d2)进行比较时,首先比较c1和d1,如果c1 网络管理员面试题目及答案(三) 55、关系数据库的数据和更新操作必须遵循的完整性规则包括(D)。 A. 实体完整性和参照完整性 B. 参照完整性和用户定义的完整性 C. 实体完整性和用户定义的完整性 D. 实体完整性、参照完整性和用户定义的完整性 【解析】关系模型的完整性规则是对关系的某种约束条件。 关系模型有3类完整性约束:实体完整性、参照完整性和用户定义的完整性。 其中实体完整性和参照完整性是关系模型必须满足的完整性约束条件,被称为是关系的两个不变性,应该由关系系统自动支持。 实体完整性规则规定基本关系的所有主属性都不能取空值,对于实体完整性规则 说明如下。 实体完整性规则是针对基本关系而言的。 现实世界中的实体是可区分的,即它们具有某种唯一性标识,相应的关系模型中以主码作为唯一性标识。 主码中的属性即主属性不能取空值。 参照完整性是对关系间引用数据的一种限制。 若属性组A是基本关系R1的外码,它与基本关系R2的主码K相对应,则R1中每个元组在A上的值要么取空值,要么等于R2中某元组的主码值。 用户定义的完整性是针对某一具体关系数据库的约束条件。 它反映某一应用所涉及的数据必须满足的语义要求,例如某个属性必须取唯一值,某些属性之间应满足一定的函数关系、某个属性的取值范围在0~100之间等。 56、ATM采用的复用方式是(C) A. 异步复用 B. 时分复用 C. 统计时分复用 D. 同步时分复用 【解析】ATM是异步传输模式。 所谓异步就是指各个不同来源的信元,只要准备好就可进入信道,信元的排列不是固定的,也叫统计时分复用。 57、对于同步传输,描述正确的是(29)。 A. 数据块之间不需要同步码 B. 数据字节之间需要同步码 C. 数据位之间需要同步码 D. 数据块之间需要同步码 58、TCP/IP层次模型中,IP层相当于OSI/RM中的(30)。 A. 物理层 B. 链路层 C. 网络层 D. 传输层 59、计算机网络的3个主要组成部分是(31)。 A. 通信软件、通信子网和通信协议 B. 一组主机、一个通信子网和一组通信协议 C. 一组服务器、一组终端和一组通信协议 D. 一组主机、若干通信线路和一组通信协议 60、(C适合于高速网络系统和中远距离数据传输。 A. 双绞线 B. 同轴电缆 C. 光纤 D. 无线介质 【解析】同轴电缆不适合高速传输,双绞线随着传输速度的提高,距离变得很短,无线介质也不适合高速网络系统和中远距离数据传输,只有光纤适合高速网络系统和中远距离数据传输 61介质的最大利用率取决于帧的长度和传播时间,当帧的(C时,介质的利用率越高。 A. 长度越长,传播时间越长 B. 长度越短,传播时间越短 C. 长度越长,传播时间越短 D. 长度越短,传播时间越长 【解析】传输介质利用率是指有效传输数据的时间和总时间之比,传播延迟占用的时间越短,利用率越高。 另外,帧的长度越长,即得到发送权后,传输的数据越多,有效时间就越多,介质的利用率就越高。 62、CSMA/CD 中一旦某个站点检测到冲突,它就立即停止发送,其他站点(C) A. 都处于发送状态 B. 都会相继竞争发送权 C. 都会收到阻塞信号 D. 仍有可能继续发送帧 【解析】IEEE 802.3标准中对CSMA/CD工作方式约定,一旦某个站点检测到冲突,它就立即停止发送,并发送一强的阻塞信号,便于其他站点迅速接收到,马上停止数据发送 63、在一个主干为1000Mbps交换式以太网的结构中(B)。 A. 只能包括1000Mbps交换机 B. 可以包括1000Mbps、100Mbps和10Mbps交换机 C. 应包括 1000Mbps和100Mbps交换机 D. 可以包括1000Mbps和10Mbps交换机 【解析】主干为1000Mbps的网络,一般主交换机为1000Mbps,二级交换机和三级交换机可以降低层次,用100Mbps或10Mbps的交换机。 64、在(A)方式的交换机部署中,交换机的位置比较灵活。 A. 级联 B. 模块 C. 菊花链堆叠 D. 矩阵堆叠 【解析】交换机的部署可以分为堆叠式和级联式,堆叠式又分为菊花链堆叠和矩阵堆叠,差别在于后备的连接方式不同,但从位置上,都是集中式的。 级联式中,交换机可以部署在不同的位置,之间的距离可以扩大,部署起来比较灵活 65、VLAN和的关系是(A)。 A. 两者的应用场合和目的不同 B. 两者使用的技术相同 C. 两者的目的相同 D. 两者的用户不同 【解析】VLAN和,一个称为虚拟局域网,一个称为虚拟专网,虽都有虚拟的意思,但概念不一样,两者的应用场合和目的也不同。 VLAN是将局域网中连接在同一交换机或不同交换机的计算机按部门分组划分,就像不同的子网一样。 而是指通过公共网络,将远程的用户或一个网络与本地网络连接,通过安全措施,达到像在内部网络使用一样 66、在下面设备中,(38)不是工作在数据链路层的。 A. 网桥 B. 集线器 C. 网卡 D. 交换机 【解析】网桥、集线器和交换机属于联网设备,网桥工作在数据链路层,交换机也工作在数据链路层,集线器(Hub)是工作在物理层的设备,不具备交换功能。 网卡是接到计算机上的属于外围设备,完成物理层和数据链路层的功能 67、在计算机网络中,能将异种网络互联起来,实现不同网络协议相互转换的网络互联设备是(D)。 A. 网桥 B. 集线器 C. 路由器 D. 网关 【解析】实现异种网络互联,是指运行不同网络协议的网络互联,要解决的一个主要问题是网络协议相互转换,这是传输层以上层的转换任务,需要网关来实现 68、以无碎片直通方式工作的交换机对于以太网的帧,(C)内容不去读它。 A. 原地址 B. 目的地址 C. 大于64B的部分 D.小于64B的部分 【解析】交换机的工作方式可以分为存储转发式、直通式和无碎片直通式。 无碎片 直通式是指交换机读取部分数据,然后转发出去,由于IEEE 802.3规定的以太网的最 小帧的长度为64B,其中包含了源地址和目的地址,后面的不再读入缓存,而是直接 转发出去,这样小于最小帧的数据就被认为是碎片,过滤掉了,称为无碎片直通工作方式 69、网桥的功能不包括(C)。 A. 互联不同MAC协议的局域网 B. 存储帧 C. 处理网络分组 D. 转发帧 【解析】网桥处理的是数据链路层的功能,可以实现不同MAC帧的转化,如IEEE 802.3和IEEE 802.5帧格式的转换,进行帧的接收存储和转发,但不能处理网络分组,处理分组是网络层设备的功能,如路由器 70、帧中继网络的弱点是(C)。 A. 速度慢 B. 线路利用率低 C. 差错处理能力差 D. 误码率高 【解析】帧中继是在克服X.25缺点的基础上发展起来的,由于采用光缆作为传输介质,帧中继认为帧在传输过程中基本不出错,因而在得到帧的目的地址后马上转发,减少了帧在每个结点的时延。 这就造成了它的弱点是差错处理能力差,要等到帧传送到目的点完全接收下来,才知道错误。

有一种可以检测计算机硬件设备哪里出毛病的卡叫什么,怎么使用?

叫做PCI诊断卡,一般是两位16进制显示,还各路的电源指示灯显示;断开主机电源后,将其插入pci插槽中,随机器启动,待其显示稳定后,看显示什么,以下为摘抄:查表必读: 1、特殊代码00和ff及其它起始码有三种情况出现: ①已由一系列其它代码之后再出现:00或ff,则主板ok。 ②如果将cmos中设置无错误,则不严重的故障不会影响bios自检的继续,而最终出现00或ff。 ③一开机就出现00或ff或其它起始代码并且不变化则为主板没有运行起来。 2、本表是按代码值从小到大排序,卡中出码顺序不定。 3、未定义的代码表中未列出。 4、对于不同bios(常用ami、award、phoenix)用同一代码代表的意义不同,因此应弄清您所检测的电脑是属于哪一种类型的bios,您可查阅您的电脑使用手册,或从主板上的bios芯片上直接查看,也可以在启动屏幕时直接看到。 5、有少数主板的pci槽只有一部分代码出现,但isa槽有完整自检代码输出。 且目前已发现有极个别原装机主板的isa槽无代码输出,而pci槽则有完整代码输出,故建议您在查看代码不成功时,将本双槽卡换到另一种插槽试一下。 另外,同一块主板的不同pci槽,有的槽有完整代码送出,如dell810主板只有靠近cpu的一个pci槽有完整代码显示,一直变化到00或ff,而其它pci槽走到38后则不继续变化。 6、复位信号所需时间isa与pci不一定同步,故有可能isa开始出代码,但pci的复位灯还不熄,故pci代码停要起始代码上。 代码对照表00 . 已显示系统的配置;即将控制INI19引导装入。 01 处理器测试1,处理器状态核实,如果测试失败,循环是无限的。 处理器寄存器的测试即将开始,不可屏蔽中断即将停用。 CPU寄存器测试正在进行或者失败。 02 确定诊断的类型(正常或者制造)。 如果键盘缓冲器含有数据就会失效。 停用不可屏蔽中断;通过延迟开始。 CMOS写入/读出正在进行或者失灵。 03 清除8042键盘控制器,发出TESTKBRD命令(AAH) 通电延迟已完成。 ROM BIOS检查部件正在进行或失灵。 04 使8042键盘控制器复位,核实TESTKBRD。 键盘控制器软复位/通电测试。 可编程间隔计时器的测试正在进行或失灵。 05 如果不断重复制造测试1至5,可获得8042控制状态。 已确定软复位/通电;即将启动ROM。 DMA初如准备正在进行或者失灵。 06 使电路片作初始准备,停用视频、奇偶性、DMA电路片,以及清除DMA电路片,所有页面寄存器和CMOS停机字节。 已启动ROM计算ROM BIOS检查总和,以及检查键盘缓冲器是否清除。 DMA初始页面寄存器读/写测试正在进行或失灵。 07 处理器测试2,核实CPU寄存器的工作。 ROM BIOS检查总和正常,键盘缓冲器已清除,向键盘发出BAT(基本保证测试)命令。 . 08 使CMOS计时器作初始准备,正常的更新计时器的循环。 已向键盘发出BAT命令,即将写入BAT命令。 RAM更新检验正在进行或失灵。 09 EPROM检查总和且必须等于零才通过。 核实键盘的基本保证测试,接着核实键盘命令字节。 第一个64K RAM测试正在进行。 0A 使视频接口作初始准备。 发出键盘命令字节代码,即将写入命令字节数据。 第一个64K RAM芯片或数据线失灵,移位。 0B 测试8254通道0。 写入键盘控制器命令字节,即将发出引脚23和24的封锁/解锁命令。 第一个64K RAM奇/偶逻辑失灵。 0C 测试8254通道1。 键盘控制器引脚23、24已封锁/解锁;已发出NOP命令。 第一个64K RAN的地址线故障。 0D 1、检查CPU速度是否与系统时钟相匹配。 2、检查控制芯片已编程值是否符合初设置。 3、视频通道测试,如果失败,则鸣喇叭。 已处理NOP命令;接着测试CMOS停开寄存器。 第一个64K RAM的奇偶性失灵 0E 测试CMOS停机字节。 CMOS停开寄存器读/写测试;将计算CMOS检查总和。 初始化输入/输出端口地址。 0F 测试扩展的CMOS。 已计算CMOS检查总和写入诊断字节;CMOS开始初始准备。 . 10 测试DMA通道0。 CMOS已作初始准备,CMOS状态寄存器即将为日期和时间作初始准备。 第一个64K RAM第0位故障。 11 测试DMA通道1。 CMOS状态寄存器已作初始准备,即将停用DMA和中断控制器。 第一个64DK RAM第1位故障。 12 测试DMA页面寄存器。 停用DMA控制器1以及中断控制器1和2;即将视频显示器并使端口B作初始准备。 第一个64DK RAM第2位故障。 13 测试8741键盘控制器接口。 视频显示器已停用,端口B已作初始准备;即将开始电路片初始化/存储器自动检测。 第一个64DK RAM第3位故障。 14 测试存储器更新触发电路。 电路片初始化/存储器处自动检测结束;8254计时器测试即将开始。 第一个64DK RAM第4位故障。 15 测试开头64K的系统存储器。 第2通道计时器测试了一半;8254第2通道计时器即将完成测试。 第一个64DK RAM第5位故障。 16 建立8259所用的中断矢量表。 第2通道计时器测试结束;8254第1通道计时器即将完成测试。 第一个64DK RAM第6位故障。 17 调准视频输入/输出工作,若装有视频BIOS则启用。 第1通道计时器测试结束;8254第0通道计时器即将完成测试。 第一个64DK RAM第7位故障。 18 测试视频存储器,如果安装选用的视频BIOS通过,由可绕过。 第0通道计时器测试结束;即将开始更新存储器。 第一个64DK RAM第8位故障。 19 测试第1通道的中断控制器(8259)屏蔽位。 已开始更新存储器,接着将完成存储器的更新。 第一个64DK RAM第9位故障。 1A 测试第2通道的中断控制器(8259)屏蔽位。 正在触发存储器更新线路,即将检查15微秒通/断时间。 第一个64DK RAM第10位故障。 1B 测试CMOS电池电平。 完成存储器更新时间30微秒测试;即将开始基本的64K存储器测试。 第一个64DK RAM第11位故障。 1C 测试CMOS检查总和。 . 第一个64DK RAM第12位故障。 1D 调定CMOS配置。 . 第一个64DK RAM第13位故障。 1E 测定系统存储器的大小,并且把它和CMOS值比较。 . 第一个64DK RAM第14位故障。 1F 测试64K存储器至最高640K。 . 第一个64DK RAM第15位故障。 20 测量固定的8259中断位。 开始基本的64K存储器测试;即将测试地址线。 从属DMA寄存器测试正在进行或失灵。 21 维持不可屏蔽中断(NMI)位(奇偶性或输入/输出通道的检查)。 通过地址线测试;即将触发奇偶性。 主DMA寄存器测试正在进行或失灵。 22 测试8259的中断功能。 结束触发奇偶性;将开始串行数据读/写测试。 主中断屏蔽寄存器测试正在进行或失灵。 23 测试保护方式8086虚拟方式和8086页面方式。 基本的64K串行数据读/写测试正常;即将开始中断矢量初始化之前的任何调节。 从属中断屏蔽存器测试正在进行或失灵。 24 测定1MB以上的扩展存储器。 矢量初始化之前的任何调节完成,即将开始中断矢量的初始准备。 设置ES段地址寄存器注册表到内存高端。 25 测试除头一个64K之后的所有存储器。 完成中断矢量初始准备;将为旋转式断续开始读出8042的输入/输出端口。 装入中断矢量正在进行或失灵。 26 测试保护方式的例外情况。 读出8042的输入/输出端口;即将为旋转式断续开始使全局数据作初始准备。 开启A20地址线;使之参入寻址。 27 确定超高速缓冲存储器的控制或屏蔽RAM。 全1数据初始准备结束;接着将进行中断矢量之后的任何初始准备。 键盘控制器测试正在进行或失灵。 28 确定超高速缓冲存储器的控制或者特别的8042键盘控制器。 完成中断矢量之后的初始准备;即将调定单色方式。 CMOS电源故障/检查总和计算正在进行。 29 . 已调定单色方式,即将调定彩色方式。 CMOS配置有效性的检查正在进行。 2A 使键盘控制器作初始准备。 已调定彩色方式,即将进行ROM测试前的触发奇偶性。 置空64K基本内存。 2B 使磁碟驱动器和控制器作初始准备。 触发奇偶性结束;即将控制任选的视频ROM检查前所需的任何调节。 屏幕存储器测试正在进行或失灵。 2C 检查串行端口,并使之作初始准备。 完成视频ROM控制之前的处理;即将查看任选的视频ROM并加以控制。 屏幕初始准备正在进行或失灵。 2D 检测并行端口,并使之作初始准备。 已完成任选的视频ROM控制,即将进行视频ROM回复控制之后任何其他处理的控制。 屏幕回扫测试正在进行或失灵。 2E 使硬磁盘驱动器和控制器作初始准备。 从视频ROM控制之后的处理复原;如果没有发现EGA/VGA就要进行显示器存储器读/写测试。 检测视频ROM正在进行。 2F 检测数学协处理器,并使之作初始准备。 没发现EGA/VGA;即将开始显示器存储器读/写测试。 . 30 建立基本内存和扩展内存。 通过显示器存储器读/写测试;即将进行扫描检查。 认为屏幕是可以工作的。 31 检测从C800:0至EFFF:0的选用ROM,并使之作初始准备。 显示器存储器读/写测试或扫描检查失败,即将进行另一种显示器存储器读/写测试。 单色监视器是可以工作的。 32 对主板上COM/LTP/FDD/声音设备等I/O芯片编程使之适合设置值。 通过另一种显示器存储器读/写测试;却将进行另一种显示器扫描检查。 彩色监视器(40列)是可以工作的。 33 . 视频显示器检查结束;将开始利用调节开关和实际插卡检验显示器的关型。 彩色监视器(80列)是可以工作的。 34 . 已检验显示器适配器;接着将调定显示方式。 计时器滴答声中断测试正在进行或失灵。 35 . 完成调定显示方式;即将检查BIOS ROM的数据区。 停机测试正在进行或失灵。 36 . 已检查BIOS ROM数据区;即将调定通电信息的游标。 门电路中A-20失灵。 37 . 识别通电信息的游标调定已完成;即将显示通电信息。 保护方式中的意外中断。 38 . 完成显示通电信息;即将读出新的游标位置。 RAM测试正在进行或者地址故障>FFFFH。 39 . 已读出保存游标位置,即将显示引用信息串。 . 3A . 引用信息串显示结束;即将显示发现信息。 间隔计时器通道2测试或失灵。 3B 用OPTI电路片(只是486)使辅助超高速缓冲存储器作初始准备。 已显示发现<ESC>信息;虚拟方式,存储器测试即将开始。 按日计算的日历时钟测试正在进行或失灵。 3C 建立允许进入CMOS设置的标志。 . 串行端口测试正在进行或失灵。 3D 初始化键盘/PS2鼠标/PNP设备及总内存节点。 . 并行端口测试正在进行或失灵。 3E 尝试打开L2高速缓存。 . 数学协处理器测试正在进行或失灵。 40 . 已开始准备虚拟方式的测试;即将从视频存储器来检验。 调整CPU速度,使之与外围时钟精确匹配。 41 中断已打开,将初始化数据以便于0:0检测内存变换(中断控制器或内存不良) 从视频存储器检验之后复原;即将准备描述符表。 系统插件板选择失灵。 42 显示窗口进入SETUP。 描述符表已准备好;即将进行虚拟方式作存储器测试。 扩展CMOS RAM故障。 43 若是即插即用BIOS,则串口、并口初始化。 进入虚拟方式;即将为诊断方式实现中断。 . 44 . 已实现中断(如已接通诊断开关;即将使数据作初始准备以检查存储器在0:0返转。 ) BIOS中断进行初始化。 45 初始化数学协处理器。 数据已作初始准备;即将检查存储器在0:0返转以及找出系统存储器的规模。 . 46 . 测试存储器已返回;存储器大小计算完毕,即将写入页面来测试存储器。 检查只读存储器ROM版本。 47 . 即将在扩展的存储器试写页面;即将基本640K存储器写入页面。 48 . 已将基本存储器写入页面;即将确定1MB以上的存储器。 视频检查,CMOS重新配置。 49 . 找出1BM以下的存储器并检验;即将确定1MB以上的存储器。 . 4A . 找出1MB以上的存储器并检验;即将检查BIOS ROM数据区。 进行视频的初始化。 4B . BIOS ROM数据区的检验结束,即将检查<ESC>和为软复位清除1MB以上的存储器。 . 4C . 清除1MB以上的存储器(软复位)即将清除1MB以上的存储器. 屏蔽视频BIOS ROM。 . 4D。 已清除1MB以上的存储器(软复位);将保存存储器的大小。 . 4E 若检测到有错误;在显示器上显示错误信息,并等待客户按<F1>键继续。 开始存储器的测试:(无软复位);即将显示第一个64K存储器的测试。 显示版权信息。 4F 读写软、硬盘数据,进行DOS引导。 开始显示存储器的大小,正在测试存储器将使之更新;将进行串行和随机的存储器测试。 . 50 将当前BIOS监时区内的CMOS值存到CMOS中。 完成1MB以下的存储器测试;即将高速存储器的大小以便再定位和掩蔽。 将CPU类型和速度送到屏幕。 51 . 测试1MB以上的存储器。 . 52 所有ISA只读存储器ROM进行初始化,最终给PCI分配IRQ号等初始化工作。 已完成1MB以上的存储器测试;即将准备回到实址方式。 进入键盘检测。 53 如果不是即插即用BIOS,则初始化串口、并口和设置时种值。 保存CPU寄存器和存储器的大小,将进入实址方式。 . 54 . 成功地开启实址方式;即将复原准备停机时保存的寄存器。 扫描“打击键” 55 . 寄存器已复原,将停用门电路A-20的地址线。 . 56 . 成功地停用A-20的地址线;即将检查BIOS ROM数据区。 键盘测试结束。 57 . BIOS ROM数据区检查了一半;继续进行。 . 58 . BIOS ROM的数据区检查结束;将清除发现<ESC>信息。 非设置中断测试。 59 . 已清除<ESC>信息;信息已显示;即将开始DMA和中断控制器的测试。 . 5A . . 显示按“F2”键进行设置。 5B . . 测试基本内存地址。 5C . . 测试640K基本内存。 60 设置硬盘引导扇区病毒保护功能。 通过DMA页面寄存器的测试;即将检验视频存储器。 测试扩展内存。 61 显示系统配置表。 视频存储器检验结束;即将进行DMA#1基本寄存器的测试。 . 62 开始用中断19H进行系统引导。 通过DMA#1基本寄存器的测试;即将进行DMA#2寄存器的测试。 测试扩展内存地址线。 63 . 通过DMA#2基本寄存器的测试;即将检查BIOS ROM数据区。 . 64 . BIOS ROM数据区检查了一半,继续进行。 . 65 . BIOS ROM数据区检查结束;将把DMA装置1和2编程。 . 66 . DMA装置1和2编程结束;即将使用59号中断控制器作初始准备。 Cache注册表进行优化配置。 67 . 8259初始准备已结束;即将开始键盘测试。 . 68 . . 使外部Cache和CPU内部Cache都工作。 6A . . 测试并显示外部Cache值。 6C . . 显示被屏蔽内容。 6E . . 显示附属配置信息。 70 . . 检测到的错误代码送到屏幕显示。 72 . . 检测配置有否错误。 74 . . 测试实时时钟。 76 . . 扫查键盘错误。 7A . . 锁键盘。 7C . . 设置硬件中断矢量。 7E . . 测试有否安装数学处理器。 80 . 键盘测试开始,正在清除和检查有没有键卡住,即将使键盘复原。 关闭可编程输入/输出设备。 81 . 找出键盘复原的错误卡住的键;即将发出键盘控制端口的测试命令。 . 82 . 键盘控制器接口测试结束,即将写入命令字节和使循环缓冲器作初始准备。 检测和安装固定RS232接口(串口)。 83 . 已写入命令字节,已完成全局数据的初始准备;即将检查有没有键锁住。 . 84 . 已检查有没有锁住的键,即将检查存储器是否与CMOS失配。 检测和安装固定并行口。 85 . 已检查存储器的大小;即将显示软错误和口令或旁通安排。 . 86 . 已检查口令;即将进行旁通安排前的编程。 重新打开可编程I/O设备和检测固定I/O是否有冲突。 87 . 完成安排前的编程;将进行CMOS安排的编程。 . 88 . 从CMOS安排程序复原清除屏幕;即将进行后面的编程。 初始化BIOS数据区。 89 . 完成安排后的编程;即将显示通电屏幕信息。 . 8A . 显示头一个屏幕信息。 进行扩展BIOS数据区初始化。 8B . 显示了信息:即将屏蔽主要和视频BIOS。 . 8C . 成功地屏蔽主要和视频BIOS,将开始CMOS后的安排任选项的编程。 进行软驱控制器初始化。 8D . 已经安排任选项编程,接着检查滑了鼠和进行初始准备。 . 8E . 检测了滑鼠以及完成初始准备;即将把硬、软磁盘复位。 . 8F . 软磁盘已检查,该磁碟将作初始准备,随后配备软磁碟。 . 90 . 软磁碟配置结束;将测试硬磁碟的存在。 硬盘控制器进行初始化。 91 . 硬磁碟存在测试结束;随后配置硬磁碟。 局部总线硬盘控制器初始化。 92 . 硬磁碟配置完成;即将检查BIOS ROM的数据区。 跳转到用户路径2。 93 . BIOS ROM的数据区已检查一半;继续进行。 . 94 . BIOS ROM的数据区检查完毕,即调定基本和扩展存储器的大小。 关闭A-20地址线。 95 . 因应滑鼠和硬磁碟47型支持而调节好存储器的大小;即将检验显示存储器。 . 96 . 检验显示存储器后复原;即将进行C800:0任选ROM控制之前的初始准备。 “ES段”注册表清除。 97 . C800:0任选ROM控制之前的任何初始准备结束,接着进行任选ROM的检查及控制。 . 98 . 任选ROM的控制完成;即将进行任选ROM回复控制之后所需的任何处理。 查找ROM选择。 99 . 任选ROM测试之后所需的任何初始准备结束;即将建立计时器的数据区或打印机基本地址。 . 9A . 调定计时器和打印机基本地址后的返回操作;即调定RS-232基本地址。 屏蔽ROM选择。 9B . 在RS-232基本地址之后返回;即将进行协处理器测试之初始准备。 . 9C . 协处理器测试之前所需初始准备结束;接着使协处理器作初始准备。 建立电源节能管理。 9D . 协处理器作好初始准备,即将进行协处理器测试之后的任何初始准备。 . 9E . 完成协处理器之后的初始准备,将检查扩展键盘,键盘识别符,以及数字锁定。 开放硬件中断。 9F . 已检查扩展键盘,调定识别标志,数字锁接通或断开,将发出键盘识别命令。 . A0 . 发出键盘识别命令;即将使键盘识别标志复原。 设置时间和日期。 A1 . 键盘识别标志复原;接着进行高速缓冲存储器的测试。 . A2 . 高速缓冲存储器测试结束;即将显示任何软错误。 检查键盘锁。 A3 . 软错误显示完毕;即将调定键盘打击的速率。 . A4 . 调好键盘的打击速率,即将制订存储器的等待状态。 键盘重复输入速率的初始化。 A5 . 存储器等候状态制定完毕;接着将清除屏幕。 . A6 . 屏幕已清除;即将启动奇偶性和不可屏蔽中断。 . A7 . 已启用不可屏蔽中断和奇偶性;即将进行控制任选的ROM在E000:0之所需的任何初始准备。 . A8 . 控制ROM在E000:0之前的初始准备结束,接着将控制E000:0之后所需的任何初始准备。 清除“F2”键提示。 A9 . 从控制E000:0 ROM返回,即将进行控制E000:0任选ROM之后所需的任何初始准备。 . AA . 在E000:0控制任选ROM之后的初始准备结束;即将显示系统的配置。 扫描“F2”键打击。 AC . . 进入设置. AE . . 清除通电自检标志。 B0 . . 检查非关键性错误。 B2 . . 通电自检完成准备进入操作系统引导。 B4 . . 蜂鸣器响一声。 B6 . . 检测密码设置(可选)。 B8 . . 清除全部描述表。 BC . . 清除校验检查值。 BE 程序缺省值进入控制芯片,符合可调制二进制缺省值表。 . 清除屏幕(可选)。 BF 测试CMOS建立值。 . 检测病毒,提示做资料备份。 C0 初始化高速缓存。 . 用中断19试引导。 C1 内存自检。 . 查找引导扇区中的“55”“AA”标记。 C3 第一个256K内存测试。 C5 从ROM内复制BIOS进行快速自检。 C6 高速缓存自检。 CA 检测Micronies超速缓冲存储器(如果存在),并使之作初始准备。 CC 关断不可屏蔽中断处理器。 EE 处理器意料不到的例外情况。 FF 给予INI19引导装入程序的控制,主板OK。 祝好运!

本文原创来源:电气TV网,欢迎收藏本网址,收藏不迷路哦!

相关阅读

添加新评论